快速的规格
ANSYS Clock FX自动识别并模拟设计中的所有时钟路径,并且可以在多个过程,电压,温度角和场景中占每个路径中的时钟抖动的所有关键贡献者。
Ansys Clock FX允许您计算时钟抖动与变化的全SoC,没有采取任何捷径。其独特的电池建模提供SPICE精度计时任何电压或变化条件与单一库。Clock FX具有完全的线程和分布式架构,能够扩展到数千个cpu。
ANSYS Clock FX自动识别并模拟设计中的所有时钟路径,并且可以在多个过程,电压,温度角和场景中占每个路径中的时钟抖动的所有关键贡献者。
高容量spice级时序使用独特的电压,温度和过程变量感知单元建模:
ANSYS时钟FX挖掘Redhawk-SC产生的时钟网络上的动态电压降,以计算具有香料级精度的时钟抖动。时钟FX帐户考虑到精确的多电压分析,并模拟电源变化对时钟路径的延迟影响。
ANSYS Clock FX使用标准单元模型或晶体管级Spice模型自动识别和模拟设计中的所有时钟路径。其全波形传播提供了在超级电压和高级过程中获得可靠结果所需的精度。
Ansys时钟FX处理晶体管水平效应,如电压下降和地面反弹分别。这使得在边缘极薄且可变性严重的超低电压下能够精确定时。
ANSYS时钟FX利用SPICE晶体管模型和全波形传播,以提供可靠的高电压可用于高电压的可靠结果所需的精度。米勒 - 电容和其他效果正确地处理,没有捷径。
与Monte Carlo Spice相比,ANSYS Clock FX是线程和分布式,显着降低周转时间和内存要求。
ANSYS时钟FX与ANSYS签名功率分析工具RedHawk-SC紧密集成,以获得用于仿真的动态电压降。它产生了丰富的抖动报告,涵盖了各种抖动类型。