跳转到主要内容

Ansys探路者SC
静电放电(ESD)模拟软件

Ansys PathFinder SC是一个高容量解决方案,可帮助您规划、验证和签署IP和全芯片SoC设计,以确保其完整性和抗静电放电(ESD)的鲁棒性。

惩教署签署

SOC IP的全芯片布局级ESD签核解决方案

Ansys PathFinder SC识别并隔离设计问题的根本原因,这些问题可能导致充电设备模型(CDM)、人体模型(HBM)或其他ESD事件中的芯片故障。它的高容量、云本机架构可以利用数千个计算核心实现快速全芯片周转。PathFinder SC通过了主要铸造厂的电流密度检查和ESD认证。

  • 与图腾SC电源完整性集成
    与Ansys RedHawk SC集成™ 和图腾™
  • 输出芯片ESD紧凑型(CECM)
    输出芯片ESD紧凑型(CECM)
针对布局和电路级别的全芯片ESD签核解决方案

快速规格

PathFinder SC的集成数据建模、提取和瞬态模拟引擎是用于ESD验证的端到端解决方案。单程使用模型读取行业标准设计格式,设置ESD规则,提取电网的RCs,并执行ESD模拟以分析根本原因,并提供修复和优化反馈,所有这些都在一个工具内完成。

  • CDM和HBM覆盖
  • P2P阻力检查
  • 电流密度和红外检查
  • GDS和数字流支持欧洲杯四强竞猜
  • 云机体系结构
  • 在单次运行分析多个域
  • 手柄回扣式ESD
  • 超过1亿个实例容量
  • 用于调试的布局GUI
  • IP的紧凑ESD模型
2020-11-ansys-stock-20190114-0037-horizontal.png

静电放电和电流密度是决定芯片的真实可靠性和长期可靠性的关键因素。这些对产品的安全性和耐久性至关重要。

下降装置的击穿电压和互连尺寸姿势增加在子16nm以下过程ESD风险。探路者SC提供片上ESD事件,这是所有芯片设计的要求进行综合分析。

探路者SC的全芯片的容量和简化,单次使用的模型可以同时处理数百个域的一个分析。这显著速度比传统的方法是,加速时间结果和减少出错的可能性,由于分区。

任何检测到的问题都可以使用PathFinder SC基于布局的分析和根本原因检测技术快速调试,再次节省时间并加快上市时间。

路径查找器-SC包括在一个单一的产品的所有功能 - 从执行RC提取和ESD模拟,于分析根本原因并提供最优化的反馈。它包括一个内置的RC提取,不需要额外的许可证或外部工具。

PathFinder SC由多个客户关联硅,并由多个铸造厂验证,从而确保准确性并降低硅风险。

用于集成电路的布局和电路的分析,调试和优化全面静电放电(ESD)溶液

ANSYS探路者SC帮助您规划,验证和注销IP和全芯片SoC设计的完整性和可靠性,防止ESD。它标识的设计问题,可能会导致从带电器件模型(CDM)芯片或IP地址的故障,人体模型(HBM)或其他的ESD事件。路径查找器-SC是签收所有主要代工厂的认证,从而确保该互连寄生,HBM / CDM ESD模拟和电流密度检查是硅准确。它是基于布局的GUI利于快速根源检测和调试方便。

PathFinder SC采用云本地基础架构,支持弹性计算,并能够处理超过1亿个晶体管的完整芯片分析。

主要特点

全芯片和全面的单通ESD分析和调试数百种电源模式,同时进行。

  • HBM/CDM ESD事件
  • 硅相关精度
  • 根本原因检测
  • 单程模拟
  • 容量和性能
  • 图书馆的SoC级
  • 云计算

Ansys PathFinder SC模拟人体模型(HBM)和充电设备模型(CDM)ESD事件,通过将zap电流通过电源/接地网络传播来识别布局瓶颈。它对任何焊盘和互连路径中的电流注入进行建模,以识别无法处理高ESD电流的引脚箝位引脚路径。

Ansys PathFinder SC的瞬态模拟使用SPICE模型和皮秒分辨率下的TLP曲线,提供硅相关精度,这有助于将设计风险降至最低。带回扣的夹具在SPICE中通常存在收敛问题;但PathFinder SC的模拟引擎是定制的,用于处理快速恢复和精确模拟ESD设备触发。PathFinder的结果已经被多家铸造厂和客户与硅相关。

Ansys PathFinder SC识别可能导致ESD故障的布局问题和连接不平衡。示例包括未连接到ESD夹具的凸起,或未连接到电源/接地的夹具。通过遍历芯片上任意两个相关点之间的每个传导路径,PathFinder SC验证连接的健壮性,并根据铸造厂或用户指定的限制检查电气特性。通过-失败报告可以交叉探测到布局。

Ansys探路者SC’s integrated data modeling, extraction and simulation engine offers a streamlined, single-pass ESD use model — setting up ESD rules, performing extraction and ESD simulations, analyzing root causes, and providing fix and optimization feedback — within a single-tool environment. It uses industry-standard data formats (GDS, DEF) and offers considerable flexibility in specifying rules and parameters to be checked.

在IP和大型的SOC ANSYS探路者SC检查ESD完整性有100分多万的情况。它可以处理在一个单一的模拟数百电源/接地/信号蚊帐和进行电阻和电流密度检查。全芯片ESD模拟可在几小时内完成,以单日,视大小而定。探路者SC是建立在弹性计算,云本地基础设施来处理超大规模的设计。

在标准单元级、IP级和全芯片级识别高电流热点是避免可靠性问题的关键。PathFinder SC的内置建模功能基于芯片ESD紧凑模型(CECM),该模型支持从标准单元到全芯片的任何级别的详细ESD分析。CECM包括PG型号、钳位装置和可选的电流信号。这种精确的建模可以满足任何设计的最高可靠性需求。

Ansys PathFinder SC构建在SeaScape大数据分析平台上,该平台设计用于在1000个CPU核上执行云计算,具有近似线性的可扩展性和极高的容量,每个核的内存较低。

看看Ansys能为你做些什么

今天联系我们

*=必填字段

谢谢你伸出援手!

我们在这里回答您的问题,期待与您交谈。我们的ANSYS销售团队的成员将很快与您联系。

页脚图像